“自主芯突破·仿真智未来”EDA研讨会

由芯和半导体科技(上海)股份有限公司(以下简称“芯和半导体”)联合珠海南方集成电路设计服务中心、珠海市高新建设投资有限公司主办的“自主芯突破·仿真智未来”EDA研讨会,将于2025年4月18日在珠海市高新区港湾一号创意云端举行。


活 动 简 介

1696749638582079.jpg


摩尔定律的放缓以及人工智能(AI)、高性能计算芯片的快速发展,进一步推升了对于巨大算力、高速传输、海量存储、极低能耗的需求。

本次会议聚焦EDA技术在射频系统、高速数字系统及封装板级领域的创新应用,涵盖射频系统仿真、高速数字SI/PI分析、封装板级建模等前沿议题,助力5G、AI、数据中心等领域的设计突破。

活动还设有交流答疑与抽奖环节,诚邀业界同仁共探仿真驱动设计的未来。


主办方

  • 芯和半导体科技(上海)股份有限公司

  • 珠海南方集成电路设计服务中心

  • 珠海市高新建设投资有限公司

签到礼物

前50名现场签到的人员,可领取一个智能显温保温杯!

1744189898823176.png



议 程

1696749638582079.jpg

1744189963559237.png


要 点 预 告

1696749638582079.jpg


▶ 射频系统仿真综合解决方案

随着5G设备的普及,带来了对于射频芯片、模组、系统设计与仿真的急迫需求。

芯和半导体的射频系统仿真全流程EDA解决方案覆盖了从射频芯片、封装到系统的整个设计流程,提供全方位的射频系统解决方案,它支持片上无源器件的性能和互连线建模仿真,支持在Cadence Virtuoso平台创建器件模板进行电磁仿真和PDK验证,集成很多片上电感、传输线等的模型库。支持整个全链路及跨尺度模型的 EM 抽取,内置级联算法及 spice 仿真器,具备场路协同仿真功能,加上各种高阶分析,使您能直接根据系统指标从系统层面进行设计迭代,从而掌控整个设计。


▶ 高速数字系统SI/PI综合解决方案

高速数字系统的信道设计需要充分考虑从发送端、过孔、连接器、传输线到达接收端的完整通信链路,亦须考虑 IBIS 模型、 AMI 模型、传输线模型与多端口S参数模型,然而高速设计工程师正面临巨大的挑战:传统的 SPICE 时域仿真方法很难确保S参数和传输线同时级联的精度和收敛性。

芯和半导体的ChannelExpert高速数字信号链路仿真与分析软件,能更便捷、更准确地建模和进行通道仿真,帮助设计者快速检查关键路径信号完整性指针,如插入损耗、回波损耗、眼图、ISI和串扰;Notus信号与电源完整性分析仿真软件,支持封装级、板级和多板联合的电源完整性分析,为设计者提供直观的DC直流压降、AC 频域阻抗、ET 电热协同的仿真分析流程,帮助设计师获得去耦电容组合优化方案,达到物料成本、产品效能和生产良率之间的最佳设计平衡点。


▶ 封装板级建模与仿真解决方案

在封装、PCB链路上的互连线、焊球及焊盘、via stub等因素, 皆会导致传输信号衰减、阻抗突变和信号串扰等问题,设计者需要进行仿真并优化封装和系统性能。

芯和半导体推出的封装和板级三维电磁仿真软件平台,同时支持封装与 PCB联合仿真,并可利用灵活的参数化建模扫描及电磁分析功能,帮助设计者解决信号与电源完整性分析中的痛点。具备业界领先的多层结构矩量法加速求解技术和三维全波有限元求解技术, 快速精确地进行建模仿真。



扫 码 报 名

1696749638582079.jpg


咨询电话:珠海ICC 彭彭  0756-3398125

1744190196733506.png