
Genesis XSCH —— 原理图设计软件
产 品 介 绍
芯和半导体Genesis盘古电子系统设计平台包括XSCH原理图设计,XPKG先进封装设计,XPCB电路板设计和XLIB器件库管理等四大软件模块。Genesis基于“仿真驱动设计”的理念,集成了芯和半导体自有仿真能力,辅助设计前-中-后不同阶段的协同分析,将系统电路、电磁、电源和热仿真等多物理问题的识别和解决提前至设计初期,实现系统设计与仿真一体化解决方案的成功,提高产品研发效率。
Genesis XSCH 主要用于层次化原理图逻辑设计,用户可以自定义电气原理图环境和页面,根据系统规格要求进行器件选型,并摆放至工作区进行同页和跨页的逻辑连线,通过电气连接检查确认后,生成最终的逻辑网表和BOM物料清单,为后续的版图设计做好准备。
主 要 功 能
跨平台原理图导入迁移:支持主流第三方平台原理图设计导入,结合原理图符号库实现项目快速迁移和设计;针对存量设计,读取中间数据格式并保留原有的逻辑连接以及符号属性。
多维度器件高效选型和摆放:支持多维度器件选型,通过不同名称、封装等属性筛选所需要的物料,支持对应封装预览,摆放符号缓存和以及多部件连续摆放功能。
层次化原理图编辑:支持常规的层次化原理图设计,交互式摆放电气和电源地符号,以及基于Wire和Bus的页内和跨页连接、NC标记添加,并支持常见属性编辑、物料替换更新等功能。
多维度原理图电气规则设置检查及结果定位:支持原理图通用电气网络连接检查。包含常见的上下拉、差分对串阻一致性、NC、输入输出管脚、电源地等电气检查配置,检查项开关和检查结果定位、导出等功能。
基于XSPICE的在线原理图仿真功能:支持常见电源、时钟仿真电路搭建和仿真模型管理,并针对不同激励源和电路调用XSPCIE进行AC、DC、瞬态仿真、针对仿真结果进行Spice网表导出和波形结果进行测量和导出等功能。
多格式原理图网表和BOM导出:支持Genesis和主流平台格式网表导出,并支持在线网表更新和从PCB回导同步功能。支持BOM配置和导出,支持物料归一化操作,提供BOM相关属性分类,定位和刷新工具。